HDSL/MDSL/MSDSL-Schaltkreise
n der Technik-Ecke D 23 wurde ein Überblick zu HDSL/MDSL/MSDSL-Schaltkreisen gegeben. Zudem wurden die Hersteller Conexant und Infineon näher vorgestellt. Der Tabelle D 23.1 folgend werden in der vorliegenden Ausgabe weitergehende Informationen zu INTEL (beziehungsweise Level One) gemacht.
Intel
INTEL übernahm 1999 die Firma Level One Communications, die zu den ersten Anbietern von HDSL/MDSL-Schaltkreisen gehörte. Bereits im Data Book aus dem Jahr 1996 werden HDSL-Schaltkreise beschrieben [D24.1]:
• SK70704/SK70706 – 784 kbps HDSL Data Pump Chip Set,
• SK70704/SK70707 – 1168 kbps HDSL Data Pump Chip Set.
Der SK70704 ist ein Analog Core Chip (ACC), der SK70706 ein HDSL Digital Transceiver (HDX) für 784 KBit/s. Beim SK70707 handelt es sich um einen HDX im PLCC68-Gehäuse. Später war die gleiche Funktionalität im PLCC44-Gehäuse als SK70708 verfügbar [D24.2]. Im Bild D 24.1 wird die Zusammenschaltung der beiden Chips zu einer HDSL Data Pump gezeigt.
Bild D 24.1: Blockschaltbild SK70704/SK70706 beziehungsweise SK70704/SK70707 oder SK70708
In Senderichtung gelangt über den Eingang TDATA der zu übertragende binäre Datenstrom an den HDX, wo er einen Scrambler durchläuft. Im ACC wird der gescrambelte Datenstrom 2B1Q codiert. Das Rahmenkennwort und die Stopfbits werden basierend auf dem Rahmenpuls TFP eingefügt.
Der ACC enthält Sendefilter und die Leitungstreiber. In Empfangsrichtung wird das Empfangssignal, welches mit dem Signal von der Gabel überlagert ist, zunächst gefiltert und dann in digitale Wörter mit einer Rate von 392 KByte/s gewandelt. Vom ACC wird der analog-digital-gewandelte Datenstrom über die Pins AD0 und AD1 an den HDX übergeben, wo eine Digitalfilterung, eine lineare Echokompensation, eine Rahmenrückgewinnung und das Descrambeln durchgeführt werden.
Die Data Pump verfügt über zwei Steuermodi: Hardware- und Softwaremode. Im Hardwaremode wird der HDX über spezielle Pins gesteuert, im Softwaremode über einen 8-Bit-Port. In jedem Mode erfolgt die Kommunikation zwischen dem HDX und dem ACC über einen unidirektionalen seriellen Port. Im Bild D 24.2 wird die notwendige Außenbeschaltung für die Data Pump dargestellt.
Bild D 24.2: Außenbeschaltung einer Data Pump basierend auf dem SK70704/SK70706 für die LT-Seite [D24.1]
Um die erwarteten Performancewerte zu erzielen, wird bei xDSL-Designs empfohlen, die Empfehlungen der Schaltkreishersteller unter anderem an die Layoutgestaltung sorgfältig zu befolgen. So kommt beispielsweise der Anordnung der Masseflächen große Bedeutung zu. So sollen laut Level One beispielsweise der HDX und der ACC getrennte Massefläche haben, die nur an einer Stelle verbunden sind. Nähere Informationen zu Layoutrichtlinien siehe [D24.1] Seite 7 bis 26. In der Ausgabe D 25 der Technik-Ecke werden die Informationen zu INTEL-MDSL/MSDSL-Schaltkreisen fortgesetzt.
Literatur
[D24.1] Level One Communications. Communications Data Book. 1996
[D24.2] Datasheet SK70704/SK70707 or SK70708. http://www.datasheetcatalog.com/datasheets_pdf/S/K/7/0/SK70704.shtml