Technik-Ecke D28 vom 15. Juli 2005

By
3 Minutes Read

HDSL/MDSL/MSDSL-Schaltkreise

Nachdem in den Ausgaben D 24 bis D 27 der Technik-Ecke die HDSL/MDSL/MSDSL-Schaltkreise von INTEL und Mindspeed vorgestellt wurden, sollen in der vorliegenden Ausgabe der Technik-Ecke Lösungen von Metalink betrachtet werden.

Metalink
Metalink kann auf eine lange Tradition bei HDSL/ MDSL/MSDSL-Schaltkreisen zurückblicken. Bei den Lösungen von Metalink wurde immer eine Besonderheit hervorgehoben: die so genannte NML- Dekodiertechnologie (Near Maximum Likelihood), die angeblich eine um 15 bis 25 Prozent bessere Performance gegenüber Schaltkreislösungen von anderen Anbietern bringen sollte [D28.1].

Es gibt eine umfangreiche Palette an Schaltkreisen für HDSL/MDSL/MSDSL von Metalink. Dazu gehören DSPs:

  • MtH1210BL-5 – HDSL/MDSL Digital Signal Processor (für die Übertragung von bis zu 1.168 KBit/s)
  • MtH2410AL – HDSL/MDSL Digital Signal Processor for Transmission (für die Übertragung von bis zu 2.320 KBit/s).
    MtH2410AL kann mit geringen Änderungen auf dem MtH1210BL-5-Layout verwendet werden [D28.2].

Zu den DSPs gehören folgende AFEs:

  • MtH1242 – HDSL/MDSL Analog Front End (für die Übertragung von bis zu 1.168 KBit/s)
  • MtH2445 – Single-Pair HDSL Analog Front End (für die Übertragung von 1.168 KBit/s oder 2.320 KBit/s).

Der MtH1242 kann mit dem MtH1210BL-5 oder dem MtH2410AL kombiniert werden. Es werden Bitraten von 196 KBit/s bis 1,168 MBit/s unterstützt [D28.3]. Mit dem MtH2445 können nur die Bitraten 1,168 MBit/s und 2,32 MBit/s bedient werden. Er kann mit dem MtH1210BL-5 oder dem MtH2410AL zusammengeschaltet werden [D28.4].

Ergänzt werden die oben genannten Bausteine durch folgende Framer/Mapper:

  • MtH2430CL/MtH2431 – HDSL/SDSL Framer/ Mappers for 1, 2 and 3 Pair Systems
  • MtH2430BL – HDSL/MDSL Framer/Mapper for 1, 2 and 3 Pair Systems.

Der MtH2431 unterstützt im Gegensatz zum MtH2430CL nur eine Doppelader. Der MtH2430CL ist im 68-Pin-PLCC- und 100-Pin-TQFP-Gehäuse verfügbar. Das Blockschaltbild wird im Bild D 28.1 gezeigt [D28.5].

Bild D 28.1: Blockschaltbild des MtH2430CL

 

Der MtH2430BL ist hardware- und softwarekompatibel zum MtH2430CL. Im Unterschied zum MtH2430CL wird der MtH2430BL nur im 68-Pin-PLCC-Gehäuse angeboten [D28.6]. Neben den oben genannten Schaltkreisen für Standard-Applikationen gibt es auch einige für Spezialanwendungen:
Der MtH2470Dual enthält zwei DSPs und zwei Framer für Anwendungen über eine DA [D28.7]. In Kombination mit zwei AFEs MtH2443 ergab sich das weltweit kleinste HDSL/SDSL-Chipset. Bei 2.320 KBit/s beträgt der Leistungsverbrauch pro Port maximal 940 mW.
Der MtH2401 (Scaleable HDSL/SDSL Transceiver) ist ein Transceiver [D28.8], der aus dem DSP MtH2411 und dem AFE MtH2441 besteht und im Bitratenbereich von 160 KBit/s bis 2,32 MBit/s arbeitet. Der Leistungsbedarf beträgt bei 1.168 KBit/s maximal 625 mW, bei 2.320 KBit/s maximal 825 mW.
Eine gewisse Besonderheit von Metalink-HDSL-Schaltkreisen ist, dass sie für den Betrieb mit der Synchronen Digitalen Hierarchie (SDH) vorgesehen waren [D28.9]. Die Lösung für zwei DA zu je 2,320 MBit/s besteht aus je zwei AFEs MtH2443 und einem MtH2470.
Von Metalink wurde die erste HDSL-Lösung über eine DA angeboten, mit der gezeigt wurde, dass die CSA-Forderungen mittels einer 2B1Q-Codierung nicht erfüllt werden können. Dies wurde zum Ansatz genommen, um in der Folgezeit die HDSL2-Entwicklung voranzutreiben.
Einige SHDSL-Schaltkreise von Metalink verfügen über einen Rückfallmodus mit 2B1Q-Codierung. Diese Schaltkreise werden in einer späteren Ausgabe der Technik-Ecke in Zusammenhang mit SHDSL-Schaltkreisen betrachtet.

 

Literatur
[D28.1] Symmetric DSL: From HDSL to SDSL & HDSL2. http://www.metalink.co.il/SDSLOverview.htm (Abruf 09.02.99)
[D28.2] MtH2410AL – HDSL/MDSL Digital Signal Processor (DSP) for Transmission of up to 2,320 kbps. Metalink Technical Data. Document #TDO0006, Rev.B
[D28.3] MtH1242 – HDSL/MDSL Analog Front End for Transmission of up to 1,168 Kbps. Metalink Technical Data. Document #TDO0009, Rev.B
[D28.4] MtH2445 – Single-Pair HDSL Analog Front End for Transmission of 2,320 and 1,168 Kbps. Preliminary. Metalink Technical Data. Document #TDO0010, Rev. A
[D28.5] MtH2430CL/MtH2431 – Metalink’s HDSL Framer/Mappers for 1, 2 and 3-Pair Systems. Product Flyer MDO 0015
[D28.6] MtH2430CL – HDSL/MDSL Framer/Mapper for 1, 2 and 3 Pair Systems. Preliminary. Metalink Technical Data. Document #TDO0018, Rev. A
[D28.7] MtH2470Dual – Metalink’s Dual Single-Pair HDSL/SDSL System on Chip. Product Flyer MDO 0022
[D28.8] MtH2401 – Scaleable HDSL/SDSL Transceiver for Transmission of up to 2,320 kbps. Product Flyer MDO 0014
[D28.9] Supporting SDN Over Symmetric DSL. Metalink NewsLink, Issue 4, May/June 2000

Picture of Dr. Andreas Bluschke

Dr. Andreas Bluschke

Andreas Bluschke erhielt seine Dipl.-Ing.- und Dr.-Ing.-Titel 1982 bzw. 1986 vom Leningrader Elektrotechnischen M.A. Bontsch-Brujewitsch-Institut für Fernmeldewesen (LEIS) , UdSSR. Er ist Mitbegründer der Teleconnect GmbH in Dresden und war von 1990 bis 2018 einer der Geschäftsführer der Teleconnect GmbH, wo er insbesondere für F&E-Aktivitäten verantwortlich war. Als erfahrener Projektleiter war er in den Bereichen PDH, SDH, ISDN, ATM, xDSL und optische Zugangs- und Hausnetze tätig. Er ist Autor und Herausgeber zahlreicher Bücher und Zeitschriftenartikel zu den Themen Leitungskodierung, xDSL, optische Kommunikation und Zugangsnetze. Nach der Akquisition des LiFi-Geschäfts des unter Beteiligung der Teleconnect GmbH gegründeten Joint Ventures Firefly Wireless Networks durch Philips Lighting (heute Signify) ist er 2019 als Systemarchitekt nach Eindhoven, Niederlande, gewechselt. Während seiner beruflichen Laufbahn hat er eine Vielzahl von Patentanmeldungen getätigt.

Author